首页 理论教育SJA1000引脚介绍-现场总线应用技术

SJA1000引脚介绍-现场总线应用技术

【摘要】:SJA1000为28引脚DIP和SO封装,引脚如图4-17所示。CS:片选输入,低电平允许访问SJA1000。CLKOUT:SJA1000产生的提供给微控制器的时钟输出信号;此时钟信号通过可编程分频器由内部晶振产生;时钟分频寄存器的时钟关闭位可禁止该引脚。

SJA1000为28引脚DIP和SO封装,引脚如图4-17所示。

引脚功能介绍如下:

AD7~AD0:地址/数据复用总线。

ALE/AS:ALE输入信号(Intel模式),AS输入信号(Motorola模式)。

CS:片选输入,低电平允许访问SJA1000。

978-7-111-55649-7-Chapter04-19.jpg :微控制器的RD信号(Intel模式)或E使能信号(Motorola模式)。

978-7-111-55649-7-Chapter04-20.jpg :微控制器的 978-7-111-55649-7-Chapter04-21.jpg 信号(Intel模式)或 978-7-111-55649-7-Chapter04-22.jpg 信号(Motorola模式)。

CLKOUT:SJA1000产生的提供给微控制器的时钟输出信号;此时钟信号通过可编程分频器由内部晶振产生;时钟分频寄存器的时钟关闭位可禁止该引脚。

VSS1:接地端。

XTAL1:振荡器放大电路输入,外部振荡信号由此输入。

XTAL2:振荡器放大电路输出,使用外部振荡信号时,此引脚必须保持开路。

MODE:模式选择输入。1=Intel模式,0=Motorola模式。

VDD3:输出驱动的5V电压源。(www.chuimin.cn)

TX0:由输出驱动器0到物理线路的输出端。

TX1:由输出驱动器1到物理线路的输出端。

VSS3:输出驱动器接地端。

978-7-111-55649-7-Chapter04-23.jpg :中断输出,用于中断微控制器;INT在内部中断寄存器各位都被置位时被激活;INT是开漏输出,且与系统中的其他INT是线或的;此引脚上的低电平可以把IC从睡眠模式中激活。

978-7-111-55649-7-Chapter04-24.jpg :复位输入,用于复位CAN接口(低电平有效);把RST引脚通过电容连到VSS,通过电阻连到VDD可自动上电复位(例如,C=1μF;R=50kΩ)。

VDD2:输入比较器的5V电压源。

RX0,RX1:由物理总线到SJA1000输入比较器的输入端;显性电平将会唤醒SJA1000的睡眠模式;如果RX1比RX0的电平高,读出为显性电平,反之读出为隐性电平;如果时钟分频寄存器的CBP位被置位,就忽略CAN输入比较器以减少内部延时(此时连有外部收发电路);这种情况下只有RX0是激活的;隐性电平被认为是高,而显性电平被认为是低。

VSS2:输入比较器的接地端。

VDD1:逻辑电路的5V电压源。

978-7-111-55649-7-Chapter04-25.jpg

图4-17 SJA1000引脚图